电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB抄板也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB抄板中降低噪声与电磁干扰的一些小窍门。
下面是wyPCB抄板公司经过多年专业抄板总结出来的,在PCB抄板中降低噪声与电磁干扰的24个窍门:
(1) 能用低速芯片就不用高速的,高速芯片用在关键地方。
(2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。
(3) 尽量为继电器等提供某种形式的阻尼。
(4) 使用满足系统要求的最低频率时钟。
(5) 时钟产生器尽量近到用该时钟的器件。石英晶体振荡器外壳要接地。
(6) 用地线将时钟区圈起来,时钟线尽量短。
(7) I/O 驱动电路尽量近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
(8) MCD 无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。
(9) 闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。
(10) 印制板尽量使用45 折线而不用90 折线布线,以减小高频信号对外的发射与耦合。
(11) 印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。
(12) 单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。
(13) 时钟、总线、片选信号要远离I/O 线和接插件。
(14) 模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。
(15) 对A/D 类器件,数字部分与模拟部分宁可统一下也不要交叉。
(16) 时钟线垂直于I/O 线比平行I/O 线干扰小,时钟元件引脚远离I/O 电缆。
(17) 元件引脚尽量短,去耦电容引脚尽量短。
(18) 关键的线要尽量粗,并在两边加上保护地。高速线要短要直。
(19) 对噪声敏感的线不要与大电流,高速开关线平行。
(20) 石英晶体下面以及对噪声敏感的器件下面不要走线。
(21) 弱信号电路,低频电路周围不要形成电流环路。
(22) 信号都不要形成环路,如不可避免,让环路区尽量小。
(23) 每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
(24) 用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。
上一篇:PCB抄板中EMC设计对元器件的要求
下一篇高Tg板材在PCB抄板应用中的优点
温馨提示:
凡在本公司进行电路板克隆业务的客户,必须有合法的PCB设计版权来源声明,以保护原创PCB设计版权所有者的合法权益;
您当前的位置:首页 > 技术资源 > PCB抄板
PCB抄板:降低噪声与电磁干扰的一些小窍门
[PCB抄板:降低噪声与电磁干扰的一些小窍门]^相关文章
- PCB曝光工艺中黑片复制故障方法解
- PCB布线的设计技巧介绍
- GSM AT命令 v7.07 v7.30
- PCB抄板之电路板清洗技术介绍
- 我国节能环保投入将达到3.1万亿元
- 台积电获得AMD公司的 40nm/28nm制
- PCB的种类
- 电子业急需转型 wyPCB抄板成重要推
- 单片机技术的光电检测的原理与应用
- 探析基于USB总线的实时数据采集系
- 麦肯(MDT)系列芯片
- 随着国际产能的进一步转移,以及替代
- 利用元器件的布线原则达到电磁兼容
- 半导体行业产值2010年可望恢复至20
- PCB抄板通断测试技术
- PCB抄板改板代换技巧
- 群创、奇美电合并完成日期可望提前
- PCB电路板钻孔与外型加工制程
- 确保信号完整性的电路板设计准则
- 电路板制造与装配新方法
- PCB镀铜工艺常见问题及解决措施
- 半导体产业:摇摆中复苏
- 监测smt贴片显示是否需要调整来维
- 2011年1月北美总体印刷电路板(PCB)
- PCB板导线宽度设计应遵循的规则
- 揭秘ATtiny11-12单片机特性及其典
- 以长三角、环渤海、珠三角三大核心
- PCB抄板元件封装术语大全(下)
- FLASH型单片机的加密与解密
- 将CIM技术应用在pcb组装技术上
- PCB设计的可测试性概念
- PCB抄板过程中多层板套合工艺介绍
- 国内PCB生产向强国迈进